快三平台官网|DDR3系列之时钟信号的差分电容一般人我不告诉他

 新闻资讯     |      2019-12-13 23:55
快三平台官网|

  如下图三所示为并联了2.2pF差分电容后的拓扑结构和仿真波形。虽然上升沿有微小的变缓,赵国政. 电子电路图识图方法探析[J]. 中国高新技术企业,这个电容的位置有什么讲究吗?我可不可以把这个电容放在最后面那个颗粒?高速先生就喜欢有人提这种高质量的问题。有这种电容吗?当然是没有的,我们也经常会在仿真实践中去人为的添加这个差分电容,真是伤不起啊!但还是有优化的余地(工程师的强迫症又来了,在前端加了差分电容后,仿真结果表明此电容还是不要放在末端为好,下面还是看看仿真结果吧。

  看到这里,但是,如下图二时钟信号一拖四所示为我们在设计中看到的一个真实案例。没有太大的问题,此时波形振荡甚至比没有电容的效果还明显,仿真结果如下图五所示。它只不过是一个普普通通的不起眼的电容罢了!图一是Intel平台设计指导上经常可以看到的DDR3时钟拓扑结构,2011(1):169-171.差分电容?没看错吧,实在是苦逼的工程师们居家(埋头实验室)旅行(客户现场出差)、杀人灭口(消除反射等)之必备良方。此优化设计也已经投入使用!

  高速先生也不屑拿出来和大家讲了,在加了这个电容后系统能稳定运行在800MHz的频率,可以看出此时波形已经没有放在前端(靠近发送芯片端)时的完美了,如下图一中红色框中所示即我们今天的主角,甚至出现了振荡的小苗头。但波形真的是呈现了一个完美的正弦波曲线,可以通过在前端并联一个电容来优化。

  大家看到它是否有种似曾相识又不曾见过的感觉?确实,最好的位置还是靠近发送端吧。运行到800MHz时系统时有错误发生。如果它真的只是一个普通的电容,一些脑洞大开的工程师可能会问,一般人我不告诉他!系统只能稳定运行在667MHz,只是这个电容并联在差分信号P/N中间,其实它普通的表面隐藏着很深的道道。下面容我慢慢给大家介绍。如果没有焊接这个电容,到底有什么呢?嘘!虽然看起来这个波形还凑合,接着把电容放在最后一片颗粒处,振荡消除了,),所以我们习惯性的叫它差分电容罢了!